Hardware Block Diagram -3.3V-3.3V 3.3V Subsystem A-10 Voltage Detecting Module 电压侦测模块 Subsystem A-05 Subsystem A-06 Mode Selection Module Flash Module 存储模块 模式选择模块 3.3V -QSPI D3-SOP0 & TDO -QSPI D2--QSPI D1-SOP1 Subsystem A-02 -QSPI D0--QSPI\_CS-Power Distribution Module SOP2 GND<sub>Power</sub> -QSPI CLK-电源分配模块 Subsystem A-07 -3.3V-Crystal Module QSPI **←** 1.8V-晶振模块 **←** 1.2V-Power\_+\_12V= **←**1.0V-TDO\_ -SDA--TDI-**JTAG**  $I^2C$ SCL -TCK--TMS-Subsystem A-04 Input SPI CLK-Module(Reserved) SPI CS-**IGN** SPI 信号输入模块 (预留) \_MOSI-\_MISO\_ -UART TX-**UART** \_UART RX\_ Subsystem A-09 HMI Module (Reserved, 5V) нмі **←LVDS TXP 0**-输出模块(预留,5V) LVDS TXM 0− LVDS\_TXP\_1\_ -INH-Local Wakeup LVDS\_TXM\_1\_ **LVDS** Subsystem A-11 LVDS CLKP-Peripheral Module CAN L \_LVDS\_CLKM\_ -3.3V-) 外围模块 LVDS\_FRCLKP. -Tx--LVDS FRCLKM. Subsystem A-03 -RX-**CANFD Communication Module** -DMM DP0-→ CAN H -nSTB-CANFD通讯模块 \_DMM\_DP1\_ \_DMM\_DP2\_ -EN-\_DMM\_DP3\_ **←**nFAULT -DMM DP4-→ ► DMM(HIL) \_DMM\_DP5\_ \_DMM\_DP6\_ \_DMM DP7\_ \_DMM\_CLK\_ \_\_DMM\_SYNC\_ Subsystem A-01 MCU Module + Antenna Module 微控制器模块+天线模块